Zero ASIC Herkesin Kendi İşlemcisini Tasarlamasına Olanak Sağlıyor - Dünyadan Güncel Teknoloji Haberleri

Zero ASIC Herkesin Kendi İşlemcisini Tasarlamasına Olanak Sağlıyor - Dünyadan Güncel Teknoloji Haberleri
Yarı iletken başlatma Sıfır ASIC iyi olduğu bilinen yongalardan son derece özelleştirilmiş çoklu yongalı paket içi sistemin (SiP) hızlı bir şekilde birleştirilmesine olanak tanıyan bir platform duyurdu

(Resim kredisi: Sıfır ASIC)

eFabric, kumaş üzerinde ikiye bölme bant genişliğine sahip 512 Gb/s/mm’lik ızgara benzeri bir yapıya sahip dinamik bir 3D aracı görevi görür

Zero ASIC, eBrick chiplet kataloğunun zaman içinde önemli ölçüde genişlemesini bekliyor 3D aracı, 128 Gb/s/mm2 chiplet 3D bant genişliğine sahip 3D bağlantılı, birlikte çalışabilen eBrick yongalarını kullanan işlem birimlerinin entegrasyonunu kolaylaştırır

Zero ASIC’in platformu, kalıptan kalıba iletişimi sağlayan bir 3 boyutlu aracı olan eFabric’e ve tak ve çalıştır özelliklerine sahip önceden üretilmiş 3 boyutlu yongalardan oluşan bir koleksiyon olan eBrick’e dayanıyor “Dünyayı değiştiren silikon cihazların bir sonraki dalgasını oluşturmak için, ASIC’lerin önündeki engeli büyük miktarlarda azaltmamız gerekiyor Zero ASIC olarak misyonumuz, bir ASIC siparişini, bir elektronik distribütöründen katalog parçaları sipariş etmek kadar kolay hale getirmektir Bu da ChipMaker platformunun daha da uygulanabilir hale gelmesini sağlayacak ancak bunu nasıl başarmayı planladığını açıklamadı

Modern işlemcilerin fiziksel tasarımı genellikle yıllar alır ve karmaşıklığa ve süreç teknolojisine bağlı olarak onlarca veya yüz milyonlarca dolara mal olur ChipMaker platformu, özel silikon gelişimini demokratikleştirmeye hazırlanıyor Bu chiplet’ler, 17-19 Ekim’de San Jose, Kaliforniya’da düzenlenen Açık Bilgi İşlem Platformu Zirvesi/Açık Chiplet Ekonomi Merkezi’nde platformun yeteneklerini göstermek için kullanılacak Zero ASIC’in ChipMaker platformu, chiplet tabanlı tasarımlar kullanarak, devre tasarımının karmaşıklıklarını gizleyerek ve kullanıcıların fiziksel cihazları sipariş etmeden önce özel tasarımlarını hızlı ve doğru bir şekilde test etmesine ve değiştirmesine olanak tanıyarak süreci basitleştirir Ayrıca, 128 Gb/s/mm chiplet 2D bant genişliğine sahip 2D bağlantılı UCIe tabanlı ioBrick yongaları aracılığıyla paket dışı GÇ işlevlerinin birleştirilmesini de destekler Gerçekten işe yarayıp yaramayacağı ve ilgi kazanıp kazanmayacağı henüz bilinmiyor

(Resim kredisi: Sıfır ASIC)

Şimdilik Zero ASIC, dört çekirdekli RISC-V Linux özellikli çift sorun CPU, 5K LUT yerleşik FPGA, 3 MB SRAM ve 3 TOPS ML (her ikinci makine öğrenimi) hızlandırıcısı Bunların tümü, RTL kaynak kodunu uygulamak için bulut FPGA’ler (Alan Programlanabilir Kapı Dizileri) kullanılarak gerçekleştirilir Sıfır ASIC

Kesinlikle ilginç geliyor

Konseptten üretime kadar özel bir uygulamaya özel entegre devre (ASIC) geliştirmek, birçok startup için çok uzun ve çok pahalıdır

CEO’su ve kurucusu Andreas Olofsson, “Özel Uygulamaya Özel Entegre Devreler (ASIC’ler), ticari kullanıma hazır (COTS) cihazlara göre 10-100 kat maliyet ve enerji avantajı sunuyor, ancak muazzam geliştirme maliyeti, ASIC’leri çoğu uygulama için uygunsuz hale getiriyor” dedi